帳構篇撞

    晩云Z - 晩云

    カスタム ASIC 鬚 DSP ベ`スの PAM-4 SerDes による階互堀嗤パフォ`マンス

    カスタム ASIC 鬚 DSP ベ`スの PAM-4 SerDes による階互堀嗤パフォ`マンス

    ISSCC 2025において、MediaTekの嗤俊Aチ`ムは、DSPベ`スのPAM-4トランシ`バ`を喘いた212Gb/sおよび106Gb/sにおいて、クラス恷互のSerDes來嬬をk燕しました。I堀業においてチャネル欺_鉦xは50dBを階え、また、ショアラインにおける恷互の。囃嫌畜業と尸薦もg^されました。繁垢岑嬬AIXPUや互來嬬コンピュ`ティングHPCASICといったデ`タ鹿s侏アプリケ`ションの俶勣が互まるにつれ、オフチップデ`タ僕は侮震なボトルネックとなっています。そのため、俶勣のペ`スに鬉垢襪砲蓮200Gb/sを階える嗤シリアルリンクデ`タレ`トが箔められています。

    これらのリンクで聞喘される寄トで}jなパッケ`ジングは??、麼にチャネルp払と郡符といったシグナルインテグリティの寄きなn}をもたらします。これらの}をXpするには、互業なデジタルイコライゼ`ション室gが駅勣です。箭えば、Feed-forward EqualizationFFELの决L、郡符キャンセル喘フロ`ティングタップ、RX DSPにおけるMaximum Likelihood Sequence DetectionMLSDなどは、侮震なシグナルインテグリティ喪晒にIするために音辛之です。さらに、僕鞭佚佚催のボ`レ`トが蔚するにつれて、アナログフロントエンドは。囃嫌を寄し、ノイズ喪晒を詰pする駅勣があります。200 Gb/sリンクにおいて尸薦のある來嬬、中e紳福薦紳覆gFするには、アナログフロントエンドとDSPのI圭におけるeO議なO醐仟が音辛之です。

    さらに、4nm FinFETで52dB參貧のp払aをgFするLCResonatorベ`スのCTLEを笋┐112Gb/s DSPベ`スPAM-4レシ`バ`のをh苧した2つ朕の猟がk燕されました。この室gは、Ethernet/Opticalク颪PCIe 7.0などのアプリケ`ションで100Gb/s參貧のデ`タレ`トを笋┐翠L鉦x互堀インタ`コネクトがレく箔められるAIアクセラレ`タやGPUの識堀な撹Lに鬉垢襪燭瓩鵬賛蒜靴任后

    DSPベ`スの嗤トランシ`バ`は除定Miを膜げていますが、ネットワ`クシステムの}j晒に育い、L鉦xチャネルでの佚催史佑魍氷Δ気擦襪砲SerDesア`キテクチャのwS議なMiが箔められています。云冩梢では、醐仟議なCTLEア`キテクチャとアナログデ`タパスのレイテンシp室gを笋┐拭▲┘優襯`紳覆慮澆DSPベ`ス112Gb/s PAM-4レシ`バ`をB初します。戻宛されたイノベ`ションは、128GT/sをgFする書瘁のPCIe 7.0システムにも岷俊m喘辛嬬です。

    弊順嗤方の磯悶定肝氏hでk燕されたこれらの室g議撹惚は、MediaTekがいかにI順をリ`ドする224G SerDesを戻工しているかを苧_に幣しています。この階互堀嗤室gは、弯埆した來嬬、佚m來、そしてビットあたりの薦紳覆鯡畊し、AIデ`タセンタ`、ハイパ`スケ`ルコンピュ`ティング、そしてネットワ`クインフラストラクチャのニ`ズに恷mです。

    SerDesのT岑Rは、輝芙のASICu瞳に音辛之な勣殆であり、肝弊旗AIアクセラレ`ションと?なインタ`コネクトアプリケ`ションを容Mしています。224G SerDesソリュ`ションはシリコンg^gみであり、肝弊旗SerDesの_kはすでにM佩嶄です。MediaTekは、麼勣ファウンドリと戻亊し、恷枠極のプロセスノ`ド、チップgインタ`コネクト、互堀I/O、オンパッケ`ジメモリ、階寄侏パッケ`ジOに函りMんでいます。この函りMみにより、MediaTekはDesign and technology co-optimizationDTCOを宥じてperformance, power, and area (PPA)を恷m晒し、お人のドメイン耕嗤の勣周に恷mな鬉gFしています。